[新連載]CPLD入門!
〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜
いつか使うことになるだろうと思ってはいたのですが。
何を今頃になって、というようなものですが。
ようやく本気で、CPLDと四つに取り組みます。
〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜〜
[第145回]
●CPLDロジアナ(34)16CH版(2)回路図
本日は時間がありませんので、CPLDロジアナ16チャンネル版の回路図をお見せするだけで終ります。
下がCPLDロジアナ16チャンネル版の回路図です。
前回書きましたように8チャンネル版と大きく異なるところは62256RAMを2個使って同時に16ビットのデータを読み書きできるようにしたことです。
もちろんプローブ入力も8チャンネルから16チャンネルに増えています。
32KBのRAMを2個搭載していますからメモリ容量は倍の64KBになりましたが8ビットのデータから16ビットにデータ量も倍になりますから記録できる時間の長さは8チャンネル版と変わりません。
USB送信時間は8チャンネル版では約4秒でしたが送信するデータ量が倍になりますから送信時間も倍の約8秒になります。
CPLD入門![第145回]
2022.3.22upload
前へ
次へ
ホームページトップへ戻る